成大資源循環技術 油泥變黃金    高餐藍帶開課 比到海外省近100萬    雲朗觀光集團 吳鳳科大產學合作    南大舉辦創新創意與創業競賽 打造校園微型創業新氛圍    前進東南亞短期經貿班開課    大學考招改革仿哈佛不再重視分數    扭轉品牌形象 崑山科大公廣系TAA競賽獲佳績    嶺東科大校長趙志揚:陸生受政策影響已顯現    臺灣第一人!崑山科大吳宏偉教授獲IEEEMTT-S傑出年    展現臺灣新世代美學風格-鳳梨酥是商品,也是文創      
 
 
 
 
 
 
 
 
   

CPLD數位電路設計-使用Max+plusⅡ入門篇(第三版)(附範例系統光碟)

作(譯)者:

廖裕評陸瑞強

出版商:全華
出版日:97/11/5
ISBN10:9572163973
ISBN13:9789572163979
書號:03675027
定價:560元
線膠 672頁 20 K

我要團體購書



■ 教用書索取:請先完成登入動作。若您有教學上的需要,點選教用書索取選項,將有專員儘快為您處理。
  


■ 適用對象:大學、科大電子、電機、資工系「CPLD/FPGA設計」、「數位系統設計」課程或相關業界人士及有興趣之讀者。

■ 本書特色
1.從基礎的組合邏輯電路設計開始,是學習CPLD設計的入門書。
2.看圖操作,易學易懂。
3.附書光碟內含系統Max+plusII 10.1版,供讀者練習,學習效果加倍。
4.適用於大學、科大電子、電機、資工系「CPLD/FPGA設計」、「數位系統設計」課程或相關業界人士及有興趣之讀者。

■ 內容簡介

本書循序漸進介紹美國ALTERA公司之Max+plusII軟體的使用與數位電路之設計方法。本書主要內容包括Max+plusII編譯器的使用、組合邏輯電路設計、算術邏輯電路設計、順序邏輯電路設計、計數器設計、移位暫存器設計、綜合應用、元件燒錄。內容豐富且有詳細的操作方式與解說。本書適用於大學、科大電子、電機、資工系「CPLD/FPGA設計」、「數位系統設計」課程或相關業界人士及有興趣之讀者。

■ 目錄
    

給一個讚(69) / 有話想說